AnandTech Live Blog : Les dernières mises à jour sont en haut. Cette page se mettra à jour automatiquement, il n’est pas nécessaire d’actualiser manuellement votre navigateur.

18 h 04 HAE – Essayer d’éviter l’utilisation de la GDDR pour réduire la puissance – augmentez donc les caches !

18 h 03 HAE – RX5000 – RDNA1 – bande passante élevée mais taux de réussite faibles

18 h 02 HAE – Tout se fait sans changement de nœud de processus

18 h 01 HAE – +30% Freq à iso-puissance, ou sous la moitié de puissance pour isofréquence

18h00 HAE – Les consoles de nouvelle génération ont aidé au développement de l’ensemble de fonctionnalités

18h00 HAE – Prise en charge de DX12 Ultimate, prise en charge de DirectStorage

17 h 59 HAE – minimiser le gaspillage d’énergie

17 h 59 HAE – Perf/W est la métrique clé

17 h 59 HAE – RDNA a libéré la conception de certains fondements de GCN

17 h 59 HAE – augmenter la fréquence

17 h 59 HAE – 128 Mo de cache Infinity

17 h 58 HAE – 18 mois après le premier produit RDNA

17 h 58 HAE – Conception flexible et adaptable

17 h 57 HAE – Les deux sont axés sur le calcul pour chaque direction

17 h 57 HAE – CDNA pour le calcul vs RDNA pour les jeux

17 h 55 HAE – La prochaine discussion est AMD – RDNA2

17 h 55 HAE – Q : Puissance de crête/TDP ? A : Non divulguant – pas de numéros spécifiques au produit

17 h 54 HAE – Q : Bande passante Xe Link ? A: 90G serdes

17 h 54 HAE – Q : Le GPU se connecte-t-il au CPU par PCIe ou CXL ? R : PCIe

17 h 53 HAE – Q : Xe Link prend-il en charge CXL, si oui, quelle révision ? A : rien à voir avec CXL

17 h 51 HAE – Q : Plus d’informations sur le contexte matériel : 8 x PV monolithiques ou 800 instances ? R : Ressemble à un seul périphérique logique, les applications indépendantes peuvent s’exécuter de manière isolée au niveau du contexte

17h50 HAE – Q : calcul du PV de 45TF FP32 – 45 TF de FP64 ? R : Oui

17 h 48 HAE – Questions et réponses

17 h 48 HAE – Clients en début d’année prochaine

17 h 47 HAE – 45 TFLOP de perf soutenue

17 h 47 HAE – Prise en charge de OneAPI

17 h 46 HAE – Xe Link Tile construit en moins d’un an

17h45 HAE – 640 mm2 par dalle de base, construit sur Intel 7

17 h 44 HAE – Tuiles de calcul construites sur TSMC N5

17 h 44 HAE – Ordre de grandeur plus de connexions Foveros que les autres conceptions précédentes

17 h 43 HAE – démarré quelques jours après le premier dos en silicone

17 h 43 HAE – Exécutez Foveros à une fréquence de 1,5x initialement pensée pour minimiser les connexions Foveros

17 h 43 HAE – Plan d’étage verrouillé très tôt

17 h 42 HAE – Appris beaucoup

17 h 42 HAE – beaucoup de défis

17 h 42 HAE – Trafic d’interconnexion MDFI

17 h 41 HAE – 5 nœuds de processus différents

17 h 41 HAE – EMIB + Foveros

17 h 41 HAE – Beaucoup de nouveautés

17h40 HAE – Emballage avancé

17 h 39 HAE – 1 million d’INT8/horloge dans un seul système

17 h 39 HAE – Module Accélérateur OCP

17 h 39 HAE – 8 GPU en OAM

17 h 38 HAE – pas pour CPU-à-GPU

17 h 38 HAE – 8 GPU entièrement connectés via un commutateur intégré

17 h 38 HAE – Communication GPU à GPU

17 h 38 HAE – connecté directement par l’emballage

17 h 37 HAE – Supporte 2 piles

17 h 37 HAE – 8 liens Xe

17 h 37 HAE – 64 cœurs Xe, 64 unités RT, 4 contextes matériels, cache L2, 4 contrôleurs HBM2e

17 h 37 HAE – La pile est de quatre tranches

17 h 36 HAE – ProVis et création de contenu

17 h 36 HAE – Une tranche a 16 cœurs Xe, 16 unités RT, 1 contexte matériel

17 h 36 HAE – 8192 x INT8 par Xe-Core

17h35 HAE – Mémoire partagée de bloc-notes configurable par logiciel

17h35 HAE – Grand cache L1 de 512 Ko par Xe Core

17h35 HAE – Chaque cœur de HPC a 8 vecteurs 512 bits, 8 moteurs matriciels 4 096 bits, un réseau systloïque de 8 profondeurs

17 h 34 HAE – Plus d’UEs – Xe Cores maintenant

17 h 34 HAE – Xe-Core

17 h 34 HAE – large ensemble de types de données

17 h 34 HAE – Le marché Exascale a besoin d’échelle

17 h 33 HAE – Quatre variantes de Xe

17 h 33 HAE – L’échelle est très importante

17 h 33 HAE – Viser 500x par rapport au précédent meilleur GPU d’Intel

17h32 HAE – L’un des projets les plus complexes d’Intel

17 h 31 HAE – La diffusion commence ! Nous avons Intel, AMD, Google, Xilinx

17 h 28 HAE – Bienvenue sur Hot Chips ! Il s’agit de la conférence annuelle consacrée aux derniers, meilleurs et à venir gros silicium qui nous passionne tous. Restez à l’écoute le lundi et le mardi pour nos blogs réguliers AnandTech Live.