AnandTech Live Blog : Les dernières mises à jour sont en haut. Cette page se mettra à jour automatiquement, il n’est pas nécessaire d’actualiser manuellement votre navigateur.
17 h 49 HAE – SoC de centre de données composables – puces et matrices d’E/S et matrices super domestiques
17 h 48 HAE – Re-routage programmable des points chauds
17 h 48 HAE – améliorations sur 600 – liens à double maillage, 3x BW en coupe transversale
17 h 47 HAE – Également compatible avec CXL
17 h 47 HAE – Coherent Mesh Network – CMN700 – chiplets et multi-socket
17 h 46 HAE – SPEC2006 a été mentionné à 40% plus tôt
17h45 HAE – 32% d’amélioration de l’IPC à iso-fréquence
17h45 HAE – Amélioration de la latence sur L2 grâce à CMC
17 h 44 HAE – N2 a une prélecture de Miss Caching (CMC) corrélée
17 h 43 HAE – Des structures plus grandes à l’arrière
17 h 42 HAE – Sécurité renforcée pour éviter les canaux secondaires
17 h 42 HAE – Récupérez plus par cycle sur le front-end – augmentez la précision de la prédiction de branche
17 h 41 HAE – plus gros
17 h 41 HAE – uArch – La plupart des structures sont plus grandes
17h40 HAE – N1 sur 7nm, vs N2 sur 5nm
17h40 HAE – Fréquence de base maximale de 3,6 GHz
17 h 39 HAE – une trajectoire PPA intense
17 h 39 HAE – Puissance/surface similaire à N1, maximise les performances/Watt
17 h 39 HAE – + 40 % d’augmentation de l’IPC
17 h 39 HAE – Améliorations génération sur génération avec virtualisation
17 h 38 HAE – partition mémoire et surveillance
17 h 38 HAE – Prise en charge de la mémoire persistante
17 h 38 HAE – *SHA3/SHA512
17 h 38 HAE – Sécurité canal latéral, SHA, SM3/4
17 h 37 HAE – Prise en charge BF16, INT8 mul
17 h 37 HAE – Deux lots d’extensions vectorielles évolutives, SVE, SVE2
17 h 37 HAE – N2 avec bras v9
17 h 36 HAE – Tout sur le score SpecINT avec DDR5 et PCIe 5.0
17 h 36 HAE – Traitement de paquets à grande vitesse
17 h 36 HAE – Marvell utilise déjà N2, jusqu’à 36 dans un SoC
17h35 HAE – Prise en charge SBSA/SBBR
17h35 HAE – Arm vend de la propriété intellectuelle et des définitions
17h35 HAE – Infrastructure 5G vers les centres de données cloud
17 h 34 HAE – 4-128 conceptions de base
17 h 34 HAE – Infrastructure de deuxième génération suivant N1
17 h 34 HAE – Feuille de route, objectifs, architecture de base, architecture système, performances, conclusions
17h30 HAE – Armez-vous d’abord avec ses noyaux Neoverse N2
17h30 HAE – Attendez juste que cette session commence, cela devrait prendre quelques minutes
17 h 27 HAE – Bienvenue sur Hot Chips ! Il s’agit de la conférence annuelle consacrée aux derniers, meilleurs et à venir gros silicium qui nous passionne tous. Restez à l’écoute le lundi et le mardi pour nos blogs réguliers AnandTech Live.