Blog en direct AnandTech: les dernières mises à jour sont en haut. Cette page sera mise à jour automatiquement, il n’est pas nécessaire d’actualiser manuellement votre navigateur.

13 h 49 HAE – Scheduler – 256 profondeurs d’entrée des ports

13 h 49 HAE – renommer tente de regrouper les micro-ordinateurs

13 h 49 HAE – Chaque thread a un tampon de dérapage de 32 micro-op, prend en charge 8x quatre faisceaux micro-op

13 h 48 HAE – amélioration des performances sur les codes du centre de données

13 h 48 HAE – cela permet d’utiliser le chemin pour parcourir et récupérer les lignes du cache

13 h 48 HAE – récupération découplée (TX2 n’avait pas cela)

13 h 47 HAE – 64 Ko I-cache

13 h 47 HAE – 512 Ko 8 voies unifiées L2

13 h 47 HAE – 2 sont load + store, 1 est store

13 h 47 HAE – 7 ports d’exécution, 4 sont HP, 3 sont Load / Store

13 h 47 HAE – Programmateur 70 entrées, 220 entrées ROB

13 h 46 HAE – Envoi de 4 opérations / cycle au planificateur

13 h 46 HAE – Le tampon de dérapage est l’endroit où se trouve le tampon de boucle

13 h 46 HAE – la plupart des autres structures sont partagées

13 h 46 HAE – Tampon Skid – privé pour chaque thread

13 h 45 HAE – La plupart des instructions correspondent à un seul micro-op

13 h 45 HAE – Décodage 8x

13 h 45 HAE – 64KB L1-I, jusqu’à 8 instructions / cycle

13 h 45 HAE – Schéma de principe de base

13 h 44 HAE – SMT4

13 h 44 HAE – TSMC 7 nm

13 h 44 HAE – 2x-3x perf sur TX2 en SPEC

13 h 44 HAE – Plein E / S, SATA, USB

13 h 44 HAE – Sous-système de surveillance et de gestion de l’alimentation sur die

13 h 44 HAE – 8x DDR4-3200, 64 voies PCIe 4.0

13 h 44 HAE – Jusqu’à 60/96 cœurs, Arm v8.3 avec d’autres fonctionnalités 8.4 et 8.5

13 h 43 HAE – ThunderX4 en préparation

13 h 43 HAE – Deux versions de TX3 – matrice simple et matrice double

13 h 43 HAE – De nombreux apprentissages ont été apportés à TX3

13 h 42 HAE – Performance de pointe sur les charges de travail gourmandes en bande passante lors du lancement

13 h 42 HAE – A ouvert la voie à un certain nombre de premières CPU d’Arm Server

13 h 42 HAE – Récapitulatif de TX2, une conception Arm v8.1 à 32 cœurs avec SMT4

13 h 41 HAE – Vendre sur le même marché qu’Intel et AMD

13 h 41 HAE – Rabin Sugumar est l’architecte principal de TX3

13 h 41 HAE – ThunderX3, maintenant propriété de Marvell. Ils ont acquis Cavium pour TX et TX2